黄凯
- 作品数:299 被引量:165H指数:5
- 供职机构:浙江大学更多>>
- 发文基金:国家自然科学基金中央高校基本科研业务费专项资金国家科技重大专项更多>>
- 相关领域:自动化与计算机技术电子电信化学工程理学更多>>
- 一种电力芯片内时钟信号的自动校准装置及其方法
- 本发明公开了一种电力芯片内时钟信号的自动校准装置及其方法,所述装置包括中测机台、待校准晶振、振荡器、测试控制模块、校准模块、参数调整模块;所述中测机台的信号输出端与待校准晶振连接,所述待校准晶振的第一信号输出端与振荡器的...
- 匡晓云黄凯郑文杰李波黄开天蒋小文郑丹丹谭慧娟杨祎巍
- 文献传递
- 面向特定应用的MPSoC设计流程平台研究
- 随着嵌入式应用的快速发展,多处理器系统芯片(MPSoC)设计日趋复杂。如何高效可靠的设计多处理器系统芯片逐渐成为集成电路设计的一个巨大挑战。本文研究工作从MPSoC设计出发,对其相关技术研究领域进行探索,提出构建了一套面...
- 黄凯
- 关键词:集成电路设计视频解码视频编码
- 催化氧化处理高浓度印染废水的催化剂研究被引量:2
- 2014年
- 针对空气湿式催化氧化处理高浓度印染废水,采用活性氧化铝作载体,双组份金属氧化物(Cu、Fe、Mn、Co、Ni、Ce)为活性组分,制备了一种高效催化剂,并对该催化剂的制备工艺进行了实验研究。获得了该催化剂的最佳制备工艺:用一定浓度的HNO3、NaOH分别对活性氧化铝载体进行酸洗和碱洗,再用蒸馏水洗至中性;每10 g载体的活性组分负载量为20×10-3mol;2种活性组分的摩尔比为8∶1;采用共浸法浸渍24 h,室温下干燥后再于100℃烘干;最后在500℃下煅烧3 h。
- 陶中东朱科泾吴东方黄凯
- 关键词:印染废水催化氧化活性氧化铝
- 低功耗可配置的USB3.0设备控制器IP核设计被引量:2
- 2015年
- 为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。采用门控时钟技术对非工作状态逻辑进行时钟屏蔽以降低动态功耗,利用门控电源技术断开USB控制器电源,从而最大限度地降低挂起模式下的静态功耗。实验结果表明,使用门控时钟、门控电源技术后,USB 3.0设备控制器在U0状态下的动态功耗减少50%、在休眠模式下的总功耗比U3状态减少95.5%。
- 黄凯林威蒋进松胡腾修思文严晓浪
- 关键词:IP核可配置低功耗门控时钟
- 应用于通用主控芯片的灵活可配的模数转换器控制方法
- 本发明公开了一种应用于通用主控芯片的灵活可配的模数转换器控制方法,在模数转换器进行转换时,通过配置选择转换模式,转换模式包括:有限次数的单通道转换、有限次数的多通道转换、连续的单通道转换、连续的多通道转换。本发明使得So...
- 黄凯
- 文献传递
- 基于嵌入式CPU的加解密子系统
- 2014年
- 针对信息安全等级和应用场合变化时IP级复用的片上系统(SoC)集成验证效率低的问题,提出一种基于嵌入式CPU的加解密子系统。子系统包括RSA,DES,AES等多种加解密模块,通过硬件上的参数配置,构造满足不同信息安全应用和等级的子系统;采用低功耗高性能的嵌入式CPU,作为SoC中主CPU的协处理器,控制各加解密模块的工作,可减少对主CPU的访问,以降低功耗。将经过验证的加解密子系统作为整体集成到SoC中,实现子系统复用,可减少SoC设计和集成工作量,降低SoC验证难度;利用门控时钟技术,根据各加解密模块的工作状态管理时钟,从而降低加解密子系统的功耗。采用CKSoC设计集成方法,在SoC集成工具平台上可快速集成不同配置下的基于嵌入式CPU的加解密子系统。实验结果表明,构造子系统后的SoC设计和验证工作量明显减少,提高了工作效率。
- 王剑非马德熊东亮陈亮黄凯葛海通
- 关键词:高级加密标准数据加密标准
- 一种过渡金属固载富氮碳基复合材料及其制备方法和应用
- 本发明公开了一种过渡金属固载富氮碳基复合材料及其制备方法和应用,所述复合材料由过渡金属卤化物和富氮高聚物经吸附络合反应后煅烧制得,可作为催化剂在二氧化碳环加成反应中应用。本发明采用的制备方法简单,成本低廉,金属与氮活性中...
- 黄凯黄逸飞傅淑霞
- 一种灵活可配置的JPEG编解码器软硬件架构
- 2014年
- JPEG压缩标准由于其压缩比高和实用性强已被广泛应用于静态图像编解码中。为满足更高的实时性与高速率需求,根据JPEG算法抽象出的基本运算,提出一种灵活可配置的JPEG编解码加速器结构,实现向量加法、向量乘法、向量点乘和移位饱和等基本运算操作,并驱动此加速器完成JPEG解码的反向离散余弦变换、反量化和色度空间转换过程,配合软件代码处理解码的其他部分,实现JPEG解码的软硬件协同工作。实验结果表明,在增加0.229mm2面积的前提下,硬件实现的部分耗时只为优化前的35%左右,JPEG解码过程总耗时为优化前的60%左右。该方法提高了JPEG编解码速度,并且加速器的软件和硬件灵活可配性决定了其适用范围的广泛性。
- 李瑞珍张晓旭马德黄凯严晓浪
- 关键词:加速器离散余弦变换软硬件协同设计
- 特约主编寄语
- 2022年
- 当前,在“云大物移智链”和“芯片、传感”等新一轮技术革命的浪潮面前,电网出现了新的、巨大的发展契机,传统电网与数字化技术融合,催生了数字电网。在数字电网时代,电网的感知能力将极大增强,泛在的连接和海量的数据将成为数字电网的基本特征,透明化和智能化将体现出数字电网巨大的价值外延。
- 李鹏李鹏黄凯郭烨
- 关键词:数字化技术数字电网感知能力
- 一种适用于格密码算法的多项式乘法硬件实现系统
- 本发明属于信息安全硬件电路设计领域,公开了一种适用于格密码算法的多项式乘法硬件实现系统,包括运算控制单元、存储控制单元、存储器单元、数论变换单元、参数运算单元;所述运算控制单元用于对所述多项式乘法硬件实现系统的计算流程进...
- 黄凯 余宏洲 蒋小文郑丹丹 唐从学 刘智力
- 文献传递