您的位置: 专家智库 > >

柴志雷

作品数:67 被引量:338H指数:8
供职机构:江南大学物联网工程学院更多>>
发文基金:国家自然科学基金国家重点实验室开放基金高等学校学科创新引智计划更多>>
相关领域:自动化与计算机技术电子电信轻工技术与工程文化科学更多>>

文献类型

  • 61篇期刊文章
  • 1篇学位论文
  • 1篇会议论文
  • 1篇专利

领域

  • 56篇自动化与计算...
  • 5篇电子电信
  • 3篇轻工技术与工...
  • 1篇文化科学

主题

  • 20篇FPGA
  • 13篇阵列
  • 13篇现场可编程
  • 12篇基于FPGA
  • 11篇现场可编程门...
  • 11篇门阵列
  • 11篇可编程门阵列
  • 10篇硬件
  • 10篇嵌入式
  • 10篇处理器
  • 9篇图像
  • 8篇并行计算
  • 7篇图像处理
  • 7篇JAVA处理...
  • 6篇嵌入式WEB...
  • 6篇接口
  • 6篇服务器
  • 5篇硬件实现
  • 5篇通用网关
  • 5篇通用网关接口

机构

  • 60篇江南大学
  • 7篇复旦大学
  • 4篇北京大学
  • 2篇华东师范大学
  • 1篇华东船舶工业...
  • 1篇上海外国语大...

作者

  • 64篇柴志雷
  • 11篇须文波
  • 6篇钟传杰
  • 5篇涂时亮
  • 5篇张曦煌
  • 4篇梁久祯
  • 4篇严伟
  • 3篇陈章龙
  • 3篇王芝斌
  • 3篇高振华
  • 2篇潘如如
  • 2篇刘基宏
  • 2篇陈闻杰
  • 2篇高卫东
  • 2篇南兆阔
  • 2篇杨帆
  • 2篇沈镇
  • 2篇朱学亮
  • 2篇朱霞
  • 2篇刘军

传媒

  • 9篇计算机工程与...
  • 7篇微电子学与计...
  • 6篇计算机工程
  • 6篇小型微型计算...
  • 4篇计算机应用
  • 4篇微计算机信息
  • 3篇单片机与嵌入...
  • 2篇电子技术应用
  • 2篇计算机工程与...
  • 2篇纺织学报
  • 2篇计算机应用研...
  • 2篇计算机工程与...
  • 1篇电机与控制学...
  • 1篇电视技术
  • 1篇计算机应用与...
  • 1篇微型电脑应用
  • 1篇计算机仿真
  • 1篇激光与红外
  • 1篇华东船舶工业...
  • 1篇实验技术与管...

年份

  • 2篇2020
  • 2篇2019
  • 5篇2018
  • 3篇2017
  • 5篇2016
  • 5篇2015
  • 6篇2014
  • 3篇2013
  • 3篇2012
  • 5篇2011
  • 9篇2010
  • 3篇2009
  • 3篇2008
  • 3篇2006
  • 1篇2005
  • 1篇2004
  • 1篇2003
  • 1篇2002
  • 3篇2001
67 条 记 录,以下是 1-10
排序方式:
基于FPGA的数字滤波器乘法模块改进被引量:4
2009年
乘法运算是数字滤波器中的核心操作,其性能的好坏直接影响整个滤波器的特性。在数字滤波器理论及常见实现方法的基础上,介绍了能高效实现固定常系数乘法的分布式算法原理,给出了在FPGA中用查找表实现FIR滤波器的算法设计。在乘法设计模块中,根据分析结果对算法的实现进行了改进,给出了减小误差的设计方案。该设计借助仿真软件对该方案进行验证,其结果表明数字滤波器的实现方法减小了误差,其性能优于传统的数字滤波器。
朱霞柴志雷须文波
关键词:有限脉冲响应现场可编程门阵列分布式算法
FPGA中网络通信协议栈的裁剪及其全硬件实现被引量:1
2013年
针对基于FPGA的嵌入式系统中软件网络协议栈需要内置CPU的不足,阐述了采用全硬件方式实现网络协议栈的必要性,并提出了适合的网络通信协议栈裁剪方案。该协议栈包含精简的UDP、IP、以及MAC层驱动,可完成常规的网络通信。协议栈完全采用硬件描述语言编写,并在FPGA中实现。实验结果表明,该协议栈只占用2K逻辑资源,能以100Mbps的速率在FPGA与PC之间进行数据传输,为基于FPGA的系统调试及运行提供了一种简易的高速通信手段。
蒋沪生柴志雷钟传杰
关键词:网络通信UDPIP协议现场可编程门阵列硬件实现
一种可重构计算系统的微架构设计与实现
2017年
为了推动FPGA计算的大规模应用,设计并实现了一种基于动态部分可重构机制的FPGA计算系统微架构.该架构提供了一套提升FPGA开发效率的用户开发模式,可在FPGA中支持SIMD/MIMD并行计算模式,并通过可重构计算单元的通信支持流水计算模式.实验结果表明,该架构在保持FPGA计算系统高性能、低功耗优势的同时,可有效地简化用户的编程模式.
柴镇柴志雷吴东
关键词:可重构计算编程模式FPGA
实时Java平台的类预处理器研究被引量:7
2010年
设计并实现一种针对32 bit嵌入式实时Java平台的类预处理器,通过把标准class文件转换成适合Java处理器——Jpor32直接执行的内存映像,将在运行时动态装载和解析class的工作交由类预处理器提前完成,从而消除影响运行时实时性的一些操作,并降低Java处理器的设计复杂性。
苏超云柴志雷涂时亮
Zynq异构FPGA平台的OpenCL框架研究
2016年
物联网与移动互联网的快速发展对高性能计算的需求愈发强烈,异构芯片往往比通用处理器有更好的计算能力,面对不同厂商的各种异构加速器,OpenCL作为业界标准统一了各种异构芯片的开发方式。FPGA在很多领域因其高性能、低功耗的特点成为异构芯片的佼佼者,但是目前对基于Xilinx FPGA的SoC尚无OpenCL的支持。本文以OpenCL规范为基础,为Xilinx Zynq SoC提供了OpenCL编程所需的依赖环境,实验结果表明,该环境为此类SoC开发省去了至少7个与硬件相关的开发步骤,使其易用性与开发效率有很大改善。
赵灵超柴志雷王芝斌
关键词:OPENCL异构计算FPGA
SableVM虚拟机实时垃圾收集器的实现
2010年
本文讨论了开源SableVM的垃圾收集算法,收集器的实时性和回收率。本文旨在改进开源虚拟机SableVM的垃圾收集算法,在其普通分代收集的算法基础上,改进了对成熟对象的管理和回收方法,提高了实时性,使SableVM实现了火车算法垃圾收集。
何思渊柴志雷须文波
关键词:垃圾收集器
基于FPGA的稠密光流计算系统
2016年
高质量的稠密光流算法计算复杂度很高,因此计算速度成为制约其在实际系统中应用的重要原因。针对这一问题,利用现场可编程门阵列(FPGA)的细粒度并行特性,实现了一种高质量的稠密光流算法CBG(CombinedBrightness-Gradient)的硬件加速器。实验结果表明,在FPGA工作频率200 MHz,计算全部像素对应的光流信息的情况下,该系统处理分辨率为316×252的图像序列的帧频可达40 frame/s。
马骏柴志雷王芝斌钟传杰
关键词:光流计算超松弛法并行计算实时性
动态系统描述语言的特性、设计和实现被引量:1
2010年
介绍一种新型的动态系统描述语言,PDSDL.它比SystemC更加高效和灵活.(1)PDSDL使用了Python面向对象动态语言,(2)PDSDL创新性地提出了动态系统的概念.系统的建模、验证和综合全都依赖于运行时动态系统特性,而非传统的存储在非易失记忆体(例如文件)的静态描述.因此设计者能使用程序和高级人工智能方式来进行更高效的结构探索.本文的重点在于探讨动态系统描述语言的特性和实现机理.文末给出简要试验结果.
张幂柴志雷涂时亮
关键词:PYTHONSYSTEMC
在数控系统中应用嵌入式Web服务器被引量:2
2001年
提出了一种可应用于数控系统远程支持的嵌入式Web服务器 ,并说明了这种嵌入式Web服务器具体实现方法和主要功能特点。
柴志雷张曦煌
关键词:嵌入式WEB服务器超文本传输协议通用网关接口
基于FPGA集群的脉冲神经网络仿真器设计被引量:4
2020年
针对类脑计算系统中NEST脉冲神经网络仿真器运行速度慢和功耗高的问题,设计一种基于现场可编程逻辑门阵列(FPGA)集群的NEST脉冲神经网络仿真器。在改进NEST仿真器结构的基础上,提出漏电流整合放电神经元计算模块的流水线并行架构,实现支持双核双线程和多节点多进程的FPGA集群设计。在皮质层视觉仿真模型上的实验结果表明,与基于Xeon E5-2620和ARM A9平台的NEST仿真器相比,基于FPGA集群的NEST仿真器计算能效和速度分别提升43.93倍、23.54倍和12.36倍、208倍,能为大规模类脑计算系统实现提供技术支持。
李康张鲁飞张新伟郁龚健刘家航吴东柴志雷
关键词:硬件实现
共7页<1234567>
聚类工具0